학사정보

학사일정

교육과정

SM-CDR
교육과정 및 교과목 해설서
학년도 2020 학기 2학기
이수구분 1전선 학수번호 1전선
교과목명 VerilogHDL을이용한설계
교과목명(영문) Design Using Verilog HDL
교과목해설 컴퓨터의 구성요소와 내부적인 하드웨어의 구조를 학습한다. 첫 번째로 교수는 컴퓨터 구조에 대한 기본적인 지식을 학생들에게 강의한다. 두 번째로 교수는 PBL(Problem Based Learning) 학습과정을 이용하여 학생들 스스로 CPU의 내부구조를 이해할 수 있도록 한다. 마지막으로 학생들은 간단한 8비트 CPU(Central Processing Unit)를 설계함으로서 설계능력을 함양할 수 있도록 한다.
교과목해설(영문) Students in this course learn the internal components of the computer in order to understand the structure of the hardware. To do this, first, professor teaches the basic knowledge of computer architecture to students. Second, professor trains students to understand CPU internal structure through PBL(Problem Based Learning) methods. Finally, the students design a simple 8-bit CPU(Central Processing Unit).
top